*完成訂單後正常情形下約兩周可抵台。 *本賣場提供之資訊僅供參考,以到貨標的為正確資訊。 印行年月:202410*若逾兩年請先於私訊洽詢存貨情況,謝謝。 台灣(台北市)在地出版社,每筆交易均開具統一發票,祝您中獎最高1000萬元。 書名:超大規模集成電路設計.從工具到實例 ISBN:9787122462756 出版社:化學工業 著編譯者:王曉袁 鄒雪 張穎 叢書名:集成電路設計與集成系統叢書 頁數:164 所在地:中國大陸 *此為代購商品 書號:1688740 可大量預訂,請先連絡。 內容簡介 本書基於設計實踐需求,以器件、電路和系統設計為背景,較為全面地講解了超大規模集成電路的基礎知識和設計方法。 主要內容包括:集成電路設計概論、集成電路製造工藝、超大規模集成電路設計方法、器件設計實例、互連設計實例、CMOS反相器設計實例、組合邏輯電路設計實例、時序邏輯電路設計實例、存儲器設計實例。內容涵蓋全定製及半定製設計方法,先介紹流程,再剖析案例,使用的集成電路設計工具豐富,步驟詳實,工程實踐性強。 本書可供集成電路、晶元、半導體及相關行業的工程技術人員使用,也可作為教材供高等院校相關專業師生學習參考。目錄 第1章 集成電路設計概論1 1 集成電路的發展 1 1 1 歷史回顧 1 1 2 集成電路的分類 1 1 3 超大規模集成電路的質量要求 1 2 設計EDA工具 1 2 1 Synopsys 1 2 2 Cadence 1 2 3 華大九天 習題 第2章 集成電路製造工藝 2 1 CMOS工藝流程 2 1 1 硅片製備 2 1 2 晶元製造 2 1 3 測試 2 1 4 封裝和終測 2 2 設計規則 2 3 工藝選擇 2 4 工藝技術的發展趨勢 習題 第3章 超大規模集成電路設計方法 3 1 系統設計方法 3 1 1 結構化設計思想 3 1 2 自頂向下設計 3 1 3 正向設計與反向設計 3 1 4 IP復用技術 3 2 全定製設計方法 3 3 半定製設計方法 3 3 1 基於標準單元的設計方法 3 3 2 基於門陣列的設計方法 3 3 3 基於FPGA的設計方法 3 4 可測性設計 3 4 1 可測性的概念 3 4 2 常用的可測性設計 習題 第4章 器件設計實例 4 1 二極體 4 1 1 二極體設計 4 1 2 靜態特性模擬 4 1 3 動態特性 4 2 MOS晶體管 4 2 1 MOS晶體管設計 4 2 2 靜態特性模擬 4 2 3 動態特性 4 3 閂鎖效應 習題 第5章 互連設計實例 5 1 互連 5 1 1 互連分類 5 1 2 互連參數 5 2 導線實例 5 2 1 理想導線 5 2 2 集總RC模型 5 2 3 導線特性模擬 5 3 按比例縮小 習題 第6章 CMOS反相器設計實例 6 1 CMOS反相器電路設計 6 1 1 電路設計 6 1 2 功能模擬 6 2 靜態特性模擬 6 2 1 開關閾值模擬 6 2 2 器件參數變化與電路穩定性模擬 6 3 動態特性模擬 習題 第7章 組合邏輯電路設計實例 7 1 靜態電路設計 7 1 1 互補CMOS設計方法 7 1 2 有比邏輯設計方法 7 1 3 傳輸管邏輯設計方法 7 2 二輸入與非門設計實例 7 2 1 電路設計 7 2 2 瞬態模擬分析 7 2 3 電路參數及性能優化 7 3 二輸入或非門設計實例 7 3 1 電路設計及瞬態模擬 7 3 2 電路參數及性能優化 7 4 加法器設計實例 7 4 1 加法器定義 7 4 2 靜態互補加法器電路設計與模擬 7 4 3 傳輸門加法器電路設計與模擬 7 4 4 曼徹斯特進位鏈加法器電路設計與模擬 習題 第8章 時序邏輯電路設計實例 8 1 時序邏輯電路概述 8 1 1 雙穩態原理 8 1 2 鎖存器與寄存器 8 1 3 時序邏輯電路時間參數 8 2 鎖存器設計實例 8 2 1 正鎖存器電路設計及模擬 8 2 2 負鎖存器電路設計及模擬 8 2 3 性能優化分析 8 3 寄存器設計實例 8 3 1 主從結構寄存器設計 8 3 2 性能參數優化 8 4 時序電路優化方法—流水線 習題 第9章 存儲器設計實例 9 1 存儲器概述 9 1 1 存儲器分類 9 1 2 存儲器結構 9 2 只讀存儲器 9 2 1 ROM單元結構 9 2 2 浮柵結構 9 2 3 ROM的設計實例 9 3 靜態隨機存儲器實例 9 3 1 靜態隨機存儲器單元結構 9 3 2 讀寫操作模擬 9 3 3 單元性能指標 9 4 動態隨機存儲器實例 9 4 1 單管動態存儲單元結構 9 4 2 讀寫操作 9 5 存儲器的發展趨勢 習題 參考文獻 詳細資料或其他書籍請至台灣高等教育出版社查詢,查後請於PChome商店街私訊告知ISBN或書號,我們即儘速上架。 |