*完成訂單後正常情形下約兩周可抵台。 *本賣場提供之資訊僅供參考,以到貨標的為正確資訊。 印行年月:202305*若逾兩年請先於私訊洽詢存貨情況,謝謝。 台灣(台北市)在地出版社,每筆交易均開具統一發票,祝您中獎最高1000萬元。 書名:高性能網絡處理器體系結構及關鍵技術 ISBN:9787551732604 出版社:東北大學 著編譯者:李韜 楊惠 厲俊男 等 頁數:163 所在地:中國大陸 *此為代購商品 書號:1555189 可大量預訂,請先連絡。 內容簡介 網路處理器是面向網路領域的專用處理器,作為網路流量處理的核心晶元,被廣泛地應用於路由器、交換機以及網路中間盒等設備中。由於不同網路應用環境對網路處理器的可編程性、性能以及成本等方面的不同需求,主流網路處理器具有不同的設計目標,呈現出不同的設計特點。本書在系統分析高性能網路處理器和處理模型典型架構的基礎上,介紹粗粒度數據流網路處理器以及可重構通用多核網路處理器,並對網路處理器分組處理等關鍵技術展開討論,希望可以對新型網路處理器架構設計和關鍵技術研究有所幫助。 本書可供網路處理器相關科研工作者和工程技術人員參考,也可作為高等院校網路硬體設計相關專業研究生的教學參考書。目錄 第1章 緒論1 1 網路處理器的興起與發展 1 1 1 網路處理器的演化歷程 1 1 2 網路處理器的特徵結構 1 1 3 高性能網路處理器的應用需求 1 2 高性能網路處理器的設計挑戰 第2章 國內外相關工作 2 1 網路處理器體繫結構 2 1 1 控制流網路處理器體繫結構 2 1 2 數據流網路處理器體繫結構 2 2 網路處理器硬體加速 2 2 1 協處理器與定製指令 2 2 2 硬體加速資源合成 2 3 異構網路處理器協同處理模式 2 3 1 Look-aside協同處理模型 2 3 2 In-1ine協同處理模型 2 4 本章小結 第3章 粗粒度數據流網路處理器 3 1 粗粒度數據流網路處理器結構 3 1 1 基本概念 3 1 2 DvnaNP體繫結構 3 2 粗粒度數據流網路處理器處理模型 3 2 1 核心處理單元 3 2 2 入口/出口管理引擎 3 2 3 共享資源訪問單元 3 2 4 全局調度器 3 3 硬體加速資源自動合成機制 3 3 1 整體設計 3 3 2 硬體加速資源選擇演算法 3 3 3 DvnaHB工具鏈 3 4 處理資源分配調度機制 3 4 1 整體設計 3 4 2 處理資源靜態分配 3 4 3 令牌處理路徑動態調度 3 5 本章小結 第4章 可重構通用多核網路處理器 4 1 可重構通用多核網路處理器架構設計 4 1 1 問題和需求分析 4 1 2 PicoArch模型及其特點 4 1 3 PicoArch協同處理流程 4 2 可重構協同分組處理模型 4 2 1 整體設計 4 2 2 協議無關匹配部件 4 2 3 動作處理部件 4 3 協議無關可編程解析器 4 3 1 可編程解析器設計背景 4 3 2 可編程解析器設計 4 3 3 可編程解析器關鍵模塊設計 4 4 網路功能快速重構技術 4 4 1 需求分析和方案設計 4 4 2 DraWerPipe和DrawerPipe shell設計 4 4 3 可編程模塊索引PMI 4 5 本章小結 第5章 下一代芯粒化網路處理器 5 1 芯粒化網路處理器的重要意義 5 2 基於芯粒的敏捷可定製網路處理器架構 5 2 1 資源集成 5 2 2 體系架構 5 2 3 分組處理模型 5 3 芯粒化網路處理器關鍵技術 5 3 1 面向芯粒的敏捷交換技術 5 3 2 片內報文處理的彈性共享緩存架構 5 4 本章小節 參考文獻 詳細資料或其他書籍請至台灣高等教育出版社查詢,查後請於PChome商店街私訊告知ISBN或書號,我們即儘速上架。 |