*完成訂單後正常情形下約兩周可抵台。 *本賣場提供之資訊僅供參考,以到貨標的為正確資訊。 印行年月:202409*若逾兩年請先於私訊洽詢存貨情況,謝謝。 台灣(台北市)在地出版社,每筆交易均開具統一發票,祝您中獎最高1000萬元。 書名:數字濾波器的MATLAB與FPGA實現 (第3版) ISBN:9787121485381 出版社:電子工業 著編譯者:杜勇 頁數:341 所在地:中國大陸 *此為代購商品 書號:1672068 可大量預訂,請先連絡。 內容簡介 本書以Xilinx公司的Artix-7系列FPGA器件為開發平台,以MATLAB及Verilog HDL語言為開發工具,詳細闡述數字濾波器的FPGA實現原理、結構、方法及模擬測試過程,並通過大量工程實例分析使用FPGA實現濾波器的具體技術細節,主要包括FIR濾波器、IIR濾波器、多速率濾波器、自適應濾波器、變換域濾波器、DPSK調製解調等內容。本書思路清晰、語言流暢、分析透徹,在簡明闡述設計原理的基礎上,主要追求對工程實踐的指導性,力求使讀者在較短的時間內掌握數字濾波器的FPGA設計知識和技能。 編著者精心設計了與本書配套的FPGA數字信號處理開發板,詳細講解了工程實例的板載測試步驟及方法,形成了從理論到實踐的完整學習過程,可以有效加深讀者對數字濾波器技術的理解,提高學習效率。 本書的配套資源包含完整的MATLAB及Verilog HDL實例工程代碼。讀者可以關注編著者的微信公眾號「杜勇FPGA」下載程序資料及開發環境,關注B站UP主「杜勇FPGA」觀看教學視頻。 本書適合從事FPGA技術及數字信號處理領域的工程師、科研人員,以及相關專業的本科生、研究生使用。目錄 第1章 數字濾波器及FPGA概述1 1 濾波器概述 1 1 1 濾波器簡介 1 1 2 數字濾波器的分類 1 1 3 濾波器的特徵參數 1 2 FPGA基本知識 1 2 1 FPGA的基本概念及發展歷程 1 2 2 FPGA的結構和工作原理 1 2 3 IP核的概念 1 3 FPGA在數字信號處理中的應用 1 4 AMD系列器件簡介 1 4 1 AMD系列器件概覽 1 4 2 7系列FPGA晶元簡介 1 5 FPGA信號處理板CXD720 1 6 小結 第2章 設計語言及環境介紹 2 1 Verilog HDL語言簡介 2 1 1 HDL語言 2 1 2 Verilog HDL語言 2 1 3 本書中的Verilog HDL代碼設計原則 2 2 FPGA設計流程 2 3 Vivado軟體開發步驟 2 3 1 流水燈電路功能 2 3 2 流水燈電路設計輸入與實現 2 3 3 程序下載 2 4 MATLAB軟體簡介 2 5 MATLAB的常用信號處理函數 2 5 1 常用的信號產生函數 2 5 2 常用的信號分析函數 2 5 3 濾波器設計分析工具FDATOOL 2 6 MATLAB與Vivado的聯合應用 2 7 小結 第3章 FPGA實現數字信號處理基礎 3 1 數的表示 3 1 1 萊布尼茨與二進位 3 1 2 定點數表示法 3 1 3 浮點數表示法 3 2 FPGA中數的運算 3 2 1 加/減法運算 3 2 2 乘法運算 3 2 3 除法運算 3 2 4 有效數據位的計算 3 3 有限字長效應 3 3 1 字長效應的產生因素 3 3 2 A/D轉換的字長效應 3 3 3 數字濾波器係數的字長效應 3 3 4 濾波器運算中的字長效應 3 4 小結 第4章 FIR濾波器原理及Verilog HDL設計 4 1 FIR濾波器的理論基礎 4 1 1 線性時不變系統 4 1 2 FIR濾波器的原理 4 1 3 FIR濾波器的特性 4 1 4 FIR濾波器的結構形式 4 2 FIR濾波器的設計方法 4 2 1 窗函數法 4 2 2 頻率取樣法 4 2 3 等紋波切比雪夫逼近法 4 3 FIR濾波器的MATLAB設計 4 3 1 採用fir1函數設計 4 3 2 採用kaiserord函數設計 4 3 3 採用fir2函數設計 4 3 4 採用firpm函數設計 4 4 FIR濾波器的係數量化方法 4 4 1 常規的FIR濾波器係數量化原理 4 4 2 濾波器係數量化前後的性能對比 4 4 3 採用FDATOOL設計濾波器 4 5 并行結構FIR濾波器的Verilog HDL設計 4 5 1 并行結構FIR濾波器原理 4 5 2 并行結構FIR濾波器的Verilog HDL設計 4 5 3 乘法器IP核的應用 4 5 4 測試數據模塊設計及DDS核的應用 4 5 5 并行結構FIR濾波器的模擬測試 4 6 串列結構FIR濾波器的Verilog HDL設計 4 6 1 串列結構FIR濾波器原理 4 6 2 串列結構FIR濾波器的Verilog HDL設計 4 6 3 串列結構FIR濾波器的模擬測試 4 6 4 串列結構FIR濾波器的運算時序 4 7 FIR濾波器的板載測試 4 7 1 硬體介面電路 4 7 2 板載測試程序 4 7 3 板載測試驗證 4 8 小結 第5章 FIR濾波器IP核設計 5 1 FIR核設計并行結構濾波器 5 1 1 新建FIR核並完成參數設置 5 1 2 并行結構FIR核濾波器模擬 5 2 FIR核設計串列結構濾波器 5 2 1 改進的濾波器係數量化方法 5 2 2 MATLAB設計濾波器係數文件 5 2 3 串列結構FIR核濾波器設計 5 3 FIR核設計濾波器的板載測試 5 3 1 硬體介面電路及板載測試程序 5 3 2 板載測試驗證 5 4 FIR核的係數重載設計 5 4 1 FIR核的係數重載方法 5 4 2 係數可重載的FIR濾波器設計 5 5 係數可重載FIR濾波器的板載測試 5 5 1 硬體介面電路及板載測試程序 5 5 2 板載測試驗證 5 6 小結 第6章 IIR濾波器設計 6 1 IIR濾波器的理論基礎 6 1 1 IIR濾波器的原理及特性 6 1 2 IIR濾波器的結構形式 6 1 3 IIR濾波器與FIR濾波器的比較 6 2 IIR濾波器的設計方法 6 2 1 幾種典型的模擬濾波器 6 2 2 原型轉換設計方法 6 2 3 直接設計方法 6 3 IIR濾波器的MATLAB設計 6 3 1 採用butter函數設計 6 3 2 採用cheby1函數設計 6 3 3 採用cheby2函數設計 6 3 4 採用ellip函數設計 6 3 5 採用yulewalk函數設計 6 3 6 幾種設計函數的比較 6 3 7 採用FDATOOL設計 6 4 IIR濾波器的係數量化方法 6 4 1 量化直接型IIR濾波器係數 6 4 2 IIR濾波器係數的字長效應 6 5 直接型IIR濾波器設計 6 5 1 直接型IIR濾波器的實現方法 6 5 2 零點係數的Verilog HDL設計 6 5 3 極點係數的Verilog HDL設計 6 5 4 頂層文件的設計 6 5 5 直接型IIR濾波器模擬測試 6 5 6 直接型IIR濾波器的改進設計 6 6 直接型IIR濾波器板載測試 6 6 1 硬體介面電路及板載測試程序 6 6 2 板載測試驗證 6 7 級聯型IIR濾 詳細資料或其他書籍請至台灣高等教育出版社查詢,查後請於PChome商店街私訊告知ISBN或書號,我們即儘速上架。 |