| *完成訂單後正常情形下約兩周可抵台。 *本賣場提供之資訊僅供參考,以到貨標的為正確資訊。 印行年月:202408*若逾兩年請先於私訊洽詢存貨情況,謝謝。 台灣(台北市)在地出版社,每筆交易均開具統一發票,祝您中獎最高1000萬元。 書名:數字電路的FPGA設計與實現 ISBN:9787121483394 出版社:電子工業 著編譯者:陳軍波 何青 叢書名:卓越工程師培養系列 頁數:216頁 所在地:中國大陸 *此為代購商品 書號:1664226 可大量預訂,請先連絡。 內容簡介 為了便於開展數字電路實驗教學(替代以74系列晶元為載體的實驗箱),以滿足新時代產業對人才培養的迫切需求,本書選用Intel公司的FPGA晶元及Quartus Prime環境,以深圳市樂育科技有限公司的LY-EP4CM型FPGA高級開發系統為硬體平台,共安排14個實驗。 14個實驗的主要內容包括集成邏輯門電路功能測試、基於原理圖的簡易數字系統設計、基於HDL的簡易數字系統設計、編碼器設計、解碼器設計、加法器設計、比較器設計、數據選擇器設計、觸發器設計、同步時序邏輯電路分析與設計、非同步時序邏輯電路分析與設計、計數器設計、移位寄存器設計、數模與模數轉換等。 本書配套豐富的資料包,包括FPGA常式資料、硬體資料、軟體資料、PPT和視頻等,它們會被持續更新,讀者可通過微信公眾號「卓越工程師培養系列」提供的鏈接獲取資料。 本書既可以作為高等院校相關專業的入門教材,也可以作為FPGA開發及相關行業工程技術人員的入門培訓用書。目錄 第1章 數字電路開發平台和工具1 1 現代數字系統設計基礎 1 1 1 硬體描述語言 1 1 2 可編程邏輯器件 1 1 3 FPGA開發流程 1 2 數字系統設計的硬體平台 1 2 1 EP4CE15F23C8N器件 1 2 2 Cyclone IV系列FPGA配置 1 2 3 FPGA高級開發系統的硬體資源 1 3 數字系統設計的軟體平台 1 3 1 Quartus Prime的主要特點 1 3 2 Quartus Prime 20 1的安裝步驟 1 3 3 安裝USB Blaster驅動程序 1 3 4 配置ModelSim 1 4 Verilog HDL語法基礎 1 4 1 Verilog HDL模塊 1 4 2 標識符定義 1 4 3 邏輯值集合 1 4 4 常量 1 4 5 數據類型 1 4 6 運算符 1 4 7 常用語句 1 4 8 描述方法 1 5 基於FPGA高級開發系統可開展的部分實驗 第2章 集成邏輯門電路功能測試 2 1 預備知識 2 2 實驗內容 2 3 實驗步驟 本章任務 本章習題 第3章 基於原理圖的簡易數字系統設計 3 1 預備知識 3 2 實驗內容 3 3 實驗步驟 本章任務 本章習題 第4章 基於HDL的簡易數字系統設計 4 1 預備知識 4 2 實驗內容 4 3 實驗步驟 本章任務 本章習題 第5章 編碼器設計 5 1 預備知識 5 2 實驗內容 5 3 實驗步驟 本章任務 本章習題 第6章 解碼器設計 6 1 預備知識 6 2 實驗內容 6 3 實驗步驟 本章任務 本章習題 第7章 加法器設計 7 1 預備知識 7 2 實驗內容 7 3 實驗步驟 本章任務 本章習題 第8章 比較器設計 8 1 預備知識 8 2 實驗內容 8 3 實驗步驟 本章任務 本章習題 第9章 數據選擇器設計 9 1 預備知識 9 2 實驗內容 9 3 實驗步驟 本章任務 本章習題 第10章 觸發器設計 10 1 預備知識 10 2 實驗內容 10 2 1 RS觸發器 10 2 2 D觸發器 10 2 3 JK觸發器 10 2 4 T觸發器 10 3 實驗步驟 本章任務 本章習題 第11章 同步時序邏輯電路分析與設計 11 1 預備知識 11 2 實驗內容 11 2 1 同步時序邏輯電路的分析 11 2 2 同步時序邏輯電路的設計 11 3 實驗步驟 本章任務 本章習題 第12章 非同步時序邏輯電路分析與設計 12 1 預備知識 12 2 實驗內容 12 2 1 非同步時序邏輯電路的分析 12 2 2 非同步時序邏輯電路的設計 12 3 實驗步驟 本章任務 本章習題 第13章 計數器設計 13 1 預備知識 13 2 實驗內容 13 2 1 MSI74163 4位同步二進位加法計數器設計 13 2 2 MSI74160 4位同步十進位加法計數器設計 13 3 實驗步驟 本章任務 本章習題 第14章 移位寄存器設計 14 1 預備知識 14 2 實驗內容 14 3 實驗步驟 本章任務 本章習題 第15章 數模與模數轉換 15 1 預備知識 15 2 實驗內容 15 3 實驗步驟 本章任務 本章習題 附錄A 數字電路FPGA設計常用引腳約束 附錄B 《Verilog HDL程序設計規範(LY-STD010-2019)》簡介 B 1 排版 B 2 註釋 B 3 命名規範 B 4 always塊描述方式 B 5 編碼規範 B 6 Verilog HDL文件模板 參考文獻 詳細資料或其他書籍請至台灣高等教育出版社查詢,查後請於PChome商店街私訊告知ISBN或書號,我們即儘速上架。 |