*完成訂單後正常情形下約兩周可抵台。 *本賣場提供之資訊僅供參考,以到貨標的為正確資訊。 印行年月:202401*若逾兩年請先於私訊洽詢存貨情況,謝謝。 台灣(台北市)在地出版社,每筆交易均開具統一發票,祝您中獎最高1000萬元。 書名:魂芯數字信號智能處理器系統與應用設計 ISBN:9787030767592 出版社:科學 著編譯者:朱家兵 黃光紅 林廣棟 頁數:268 所在地:中國大陸 *此為代購商品 書號:1629277 可大量預訂,請先連絡。 內容簡介 隨著半導體工藝加工技術的快速發展,處理器已從單核發展到多核,計算性能獲得很大的提升,使其在雷達、通信、導航、遙感、圖像處理、生物醫學、自動控制等領域得到了廣泛應用。本書介紹在國家核高基重大專項的支持下,由中國電子科技集團公司自主研製的一款多核高性能智能處理器BWDSP100,該處理器集成了4個內核,提供峰值算力達到72GFLOPS,為實時計算提供高效和可靠的硬體算力,也為電子裝備和信息系統智能化提供了堅實基礎。本書重點介紹了魂芯數字信號智能處理器BWDSP100的基本工作原理,包括處理器結構、存儲器組織、中斷服務、外設介面、數據傳輸、系統調試、板級設計、軟體設計等。此外,也詳細介紹了魂芯數字信號智能處理器的程序設計和系統應用設計,對設計中需要注意的問題進行了詳細的說明。 本書為讀者提供了大量的設計實例,適合雷達信號處理、通信基站信號處理、衛星導航、安全監控、智慧園區等領域的工程技術人員參考。 本書也可以作為高等院校通信工程、電子工程、計算機應用、工業自動化、自動控制等專業高年級本科生和研究生的參考書。目錄 前言第1章 魂芯數字信號智能處理器簡介 1 1 魂芯數字信號智能處理器概述 1 1 1 流水線簡介 1 1 2 數據格式 1 2 BWDSP100的組織結構 1 2 1 運算部件 1 2 2 程序控制器 1 2 3 地址發生器 1 2 4 內部存儲器 1 2 5 外設 1 3 BWDSP100開發簡介 1 3 1 多處理器耦合 1 3 2 BWDSP100時鐘域介紹 1 3 3 FLASH編程 1 3 4 引導 1 3 5 工作模式 第2章 存儲空間定義及寄存器 2 1 存儲空間定義 2 2 寄存器 2 2 1 全局控制寄存器 2 2 2 內核執行單元控制與標誌寄存器 2 2 3 DMA控制寄存器 2 2 4 中斷控制寄存器 2 2 5 定時器控制寄存器 2 2 6 通用I/O控制寄存器 2 2 7 並口配置寄存器 2 2 8 UART控制寄存器 2 2 9 DDR2控制器的配置寄存器 2 2 10 數據存儲器讀寫衝突標誌寄存器 第3章 中斷及異常 3 1 中斷向量表 3 2 中斷類型 3 3 內部中斷 3 3 1 定時器中斷 3 3 2 DMA中斷 3 3 3 串口中斷 3 3 4 軟體中斷 3 4 外部中斷 3 5 中斷控制寄存器 3 5 1 中斷鎖存寄存器 3 5 2 中斷屏蔽寄存器 3 5 3 中斷指針屏蔽寄存器 3 6 中斷服務 3 7 中斷返回 3 8 異常 第4章 鏈路口 4 1 綜述 4 1 1 鏈路結構 4 1 2 鏈路I/O引腳 4 1 3 發送和接收數據 4 2 鏈路口通信協議 4 2 1 鏈路口傳輸協議 4 2 2 並串轉換電路 4 2 3 串並轉換電路 4 3 錯誤檢測機制 4 3 1 發送端錯誤檢測 4 3 2 接收端錯誤檢測 4 4 鏈路口DMA控制寄存器組 第5章 並口 第6章 DDR2介面 6 1 DDR2控制器介紹 6 1 1 典型的DDR2SDRAM介面信號 6 1 2 DDR2SDRAM地址映射 6 1 3 DDR2SDRAM介面命令 6 1 4 DDR2控制器功能和結構概述 6 1 5 DDR2控制器的初始化操作 6 1 6 配置功能模塊 6 1 7 主機功能模塊 6 2 PHY 6 2 1 PHY的結構與連接示意圖 6 2 2 PHY與SDRAM的連接管腳列表 6 2 3 PHY的讀寫時序 6 3 DDR2配置舉例 第7章 UART 7 1 概述 7 2 UART介面信號定義 7 3 波特率 7 4 發送過程 7 5 接收過程 7 6 UART狀態與異常處理 第8章 定時器 8 1 複位定時器和使能計數 8 2 定時器計數 8 3 定時器時鐘源選擇 8 4 定時器脈衝產生 8 5 定時器控制寄存器設置有關事項 8 6 定時器的輸出引腳 第9章 GPIO 9 1 概述 9 2 GPIO功能說明 第10章 DMA 10 1 概述 10 2 鏈路口DMA 10 2 1 Link口的發送端DMA控制器 10 2 2 Link口的接收端DMA控制器 10 3 DDR2的DMA 10 4 並口DMA 10 5 飛越傳輸DMA 10 5 1 飛越傳輸模式一 10 5 2 飛越傳輸模式二 10 6 DMA匯流排仲裁 第11章 調試功能 11 1 概述 11 2 DSP調試系統的JTAG引腳 11 3 DSP的功能模式 11 4 DSP在線調試資源 11 4 1 硬體斷點 11 4 2 觀察點 11 4 3 單步調試 11 5 DSP在線調試邏輯的級聯與併發調試 11 6 DSP在線調試邏輯的介面電路與JTAG信號同步 第12章 ECS使用 12 1 主要菜單 12 1 1 文件菜單 12 1 2 編輯菜單 12 1 3 視圖菜單 12 1 4 工程管理菜單 12 1 5 寄存器管理菜單 12 1 6 內存管理菜單 12 1 7 調試模式設置菜單 12 1 8 調試菜單 12 1 9 設置菜單 12 1 10 工具菜單 12 1 11 幫助菜單 12 2 主要工具欄 12 2 1 文件工具欄 12 2 2 編輯工具欄 12 2 3 工程工具欄 12 2 4 編譯工具欄 12 2 5 調試工具欄 12 3 主要窗口 12 3 1 主窗口 12 3 2 工程管理窗口 12 3 3 編輯窗口 12 3 4 輸入輸出窗口 12 3 5 寄存器窗口 12 3 6 內存窗口 12 3 7 設置窗口 12 3 8 性能統計窗口 12 4 開發步驟 12 4 1 安裝 12 4 2 運行 12 4 3 新建工程 12 4 4 編譯 12 4 5 調試 12 4 6 參數設置 12 4 7 性能統計 12 5 應用程序編寫舉例 12 6 運行環境 12 6 1 硬體設備 12 6 2 支持軟體 12 6 3 安裝與初始化 第13章 BWDSP100封裝與引腳定義 13 1 處理器封裝信息 13 1 1 產品命名信息 13 1 2 封裝信息 13 2 引腳定義 附錄 英文縮寫解釋列表 詳細資料或其他書籍請至台灣高等教育出版社查詢,查後請於PChome商店街私訊告知ISBN或書號,我們即儘速上架。 |