基於FPGA的自主可控SoC設計 張劍賢 9787560671383 【台灣高等教育出版社】

圖書均為代購,正常情形下,訂後約兩周可抵台。
物品所在地:中國大陸
原出版社:西安電子科技大學
NT$273
商品編號:
供貨狀況: 尚有庫存

此商品參與的優惠活動

加入最愛
商品介紹
*完成訂單後正常情形下約兩周可抵台
*本賣場提供之資訊僅供參考,以到貨標的為正確資訊。
印行年月:202401*若逾兩年請先於私訊洽詢存貨情況,謝謝。
台灣(台北市)在地出版社,每筆交易均開具統一發票,祝您中獎最高1000萬元。
書名:基於FPGA的自主可控SoC設計
ISBN:9787560671383
出版社:西安電子科技大學
著編譯者:張劍賢
頁數:215
所在地:中國大陸 *此為代購商品
書號:1626367
可大量預訂,請先連絡。

內容簡介

本書主要講述片上系統的體繫結構、設計開發方法和實例設計驗證。本書從基礎理論知識到實際應用開發展開敘述,具體介紹了片上系統設計技術、硬體描述語言VHDL和FPGA設計開發技術等理論知識,從設計的角度闡述了片上系統的微體繫結構,涉及的內容包括基本數字邏輯電路設計、加減乘除四則運算模塊設計、存儲電路設計、自主可控8位簡單SoC設計及基於FPGA實驗板的SoC測試驗證。 本書強調理論與實踐相結合,內容由淺入深、逐層遞進,語言深入淺出、通俗易懂。本書深入剖析了SoC內部邏輯結構及時序關係,並融入了大量的設計實例,目的是使讀者全面了解和掌握SoC微體繫結構的原理及邏輯電路設計驗證方法。 本書可以作為計算機、微電子、電子信息等專業高年級本科生和研究生的教材,也可以作為數字邏輯電路系統設計驗證的技術參考書。

目錄

第1章 緒論
1 1 片上系統概述
1 1 1 片上系統的基本結構
1 1 2 片上系統的類型及特點
1 1 3 片上系統與計算機課程的關係
1 2 硬體描述語言簡介
1 3 可編程邏輯設計
1 3 1 可編程邏輯器件
1 3 2 FPGA技術
習題
第2章 片上系統設計技術
2 1 SoC系統級設計的研究內容
2 2 片上系統的關鍵技術
2 2 1 設計重用技術
2 2 2 低功耗設計技術
2 2 3 軟硬體協同設計技術
2 2 4 匯流排架構技術
2 2 5 可測試性設計技術
2 2 6 物理綜合技術
2 3 片上系統的設計方法與流程
2 3 1 片上系統的系統級設計
2 3 2 片上系統的設計流程
2 4 片上系統的匯流排結構
2 4 1 AMBA匯流排
2 4 2 Avalon匯流排
2 4 3 CoreConnect匯流排
2 4 4 Wishbone匯流排
2 4 5 OCP匯流排
2 4 6 五種片上匯流排比較
2 5 片上系統的發展趨勢
習題
第3章 硬體描述語言VHDL
3 1 電子系統設計描述等級
3 2 VHDL程序結構
3 2 1 實體
3 2 2 構造體
3 2 3 配置
3 2 4 程序包
3 2 5 庫
3 3 VHDL語言元素
3 3 1 VHDL數據類型
3 3 2 VHDL數據對象
3 3 3 VHDL操作符
3 4 VHDL基本邏輯語句
3 4 1 塊語句
3 4 2 進程
3 4 3 子程序
3 4 4 順序執行語句
3 4 5 并行執行語句
3 4 6 元件調用
3 5 VHDL描述方式
3 5 1 行為描述方式
3 5 2 RTL描述方式
3 5 3 結構描述方式
習題
第4章 FPGA設計開發技術
4 1 FPGA結構分析
4 1 1 PLD原理與結構
4 1 2 CPLD原理與結構
4 1 3 FPGA原理與結構
4 2 FPGA開發流程
4 3 Vivado集成開發環境使用
4 3 1 Vivado軟體使用
4 3 2 ILA模擬驗證
4 3 3 FPGA下載驗證
習題
第5章 基本數字邏輯電路設計
5 1 組合邏輯電路設計
5 1 1 組合邏輯電路的設計方法
5 1 2 解碼器與編碼器
5 1 3 比較器
5 1 4 數碼轉換模塊
5 2 時序邏輯電路設計
5 2 1 時序邏輯電路的設計方法
5 2 2 觸發器設計
5 2 3 分頻電路設計
5 2 4 移位寄存器設計
5 2 5 數字秒錶設計
5 3 有限狀態機設計
5 3 1 有限狀態機的基本原理
5 3 2 一般有限狀態機的VHDL實現
5 3 3 Moore狀態機設計
5 3 4 Mealy狀態機設計
習題
第6章 加減乘除四則運算模塊設計
6 1 常用的機器數編碼格式
6 2 加法器設計
6 2 1 加法器的基本原理
6 2 2 半加器和全加器的設計
6 2 3 定點加法器設計
6 2 4 浮點加法器設計
6 3 定點乘法器設計
6 3 1 原碼一位乘法器設計
6 3 2 原碼二位乘法器設計
6 3 3 補碼一位乘法器設計
6 3 4 陣列乘法器設計
6 4 定點除法器設計
6 4 1 原碼除法器設計
6 4 2 補碼除法器設計
6 4 3 陣列除法器設計
習題
第7章 存儲電路設計
7 1 隨機存儲器設計
7 1 1 存儲器地址解碼方式
7 1 2 RAM讀寫時序
7 1 3 RAM設計實現
7 1 4 RAM容量擴展
7 2 只讀存儲器設計
7 2 1 只讀存儲器的結構
7 2 2 簡單ROM設計
7 2 3 通用ROM設計
7 3 雙埠RAM設計
7 4 先進先出隊列設計
7 4 1 FIFO類型
7 4 2 同步FIFO設計
7 4 3 非同步FIFO設計
7 5 循環冗餘校驗電路設計
7 5 1 循環冗餘校驗原理分析
7 5 2 循環冗餘電路設計
習題
第8章 自主可控8位簡單SoC設計
8 1 處理器組成結構
8 1 1 控制器
8 1 2 運算器
8 1 3 寄存器組
8 2 VHDL實現的簡單CPU分析
8 2 1 指令集設計分析
8 2 2 CPU設計思路分析
8 2 3 指令周期分析
8 2 4 指令解碼器設計
8 2 5 控制器設計
8 3 處理器的設計方法
8 4 8位簡單SoC系統結構設計
8 5 8位SoC指令系統設計
8 5 1 指令集設計
8 5 2 指令編碼設計
8 5 3 指令周期確定
8 6 8位SoC功能模塊設計
8 6 1 時鐘模塊設計
8 6 2 程序計數器設計
8 6 3 程序存儲器設計
8 6 4 指令寄存器設計
8 6 5 通用寄存器設計
8 6 6 算術邏輯單元設計
8 6 7 數據存儲器設計
8 6 8 堆棧寄存器設計
8 6 9 通用I/O介面設計
8 6 10 微程序控制器設計
8 6 11 模塊時鐘信號時序分析
習題
第9章 基於FPGA實驗板的SoC測試驗證
9 1 FPGA實驗板
9 2 程序計數器測試驗證
9 3 程序存儲器測試驗證
9 4 指令寄存器測試驗證
9 5 通用寄存器測試驗證
9 6 算術邏輯單元測試驗證
9 7 數據存儲器測試驗證
9 8 堆棧指針測試驗證
9 9 通用I/O介面測試驗證
詳細資料或其他書籍請至台灣高等教育出版社查詢,查後請於PChome商店街私訊告知ISBN或書號,我們即儘速上架。
規格說明
運送方式
已加入購物車
已更新購物車
網路異常,請重新整理