| *數量非實際在台庫存 *完成訂單後正常情形下約兩周可抵台。 *本賣場提供之資訊僅供參考,以到貨標的為實際資訊。 印行年月:202312*若逾兩年請先於私訊洽詢存貨情況,謝謝。 台灣(台北市)在地出版社,每筆交易均開具統一發票,祝您中獎最高1000萬元。 書名:數字邏輯與處理器基礎 ISBN:9787302637028 出版社:清華大學 著編譯者:汪玉 頁數:331 所在地:中國大陸 *此為代購商品 書號:1610622 可大量預訂,請先連絡。 內容簡介 本書從「如何用數字電路與處理器解決計算問題」這一需求出發,圍繞數字電路和處理器兩大部分進行講解。數字電路部分重點介紹集成電路的數學基礎、組合邏輯與時序邏輯的基本概念、分析與設計方法、發展規律與核心思想。處理器部分重點介紹處理器的基本概念和原理、彙編基礎知識、不同種類基礎處理器的分析與設計方法、多級緩存的存儲器架構、處理器的發展規律與核心思想。本書配有實驗環節,基於第一部分講授的數字電路內容,利用硬體描述語言設計、優化基本的處理器,並在可編程邏輯器件上驗證。本書適合作為信息科學與技術領城的本科生教材,也可供相關領城工程技術人員參考。作者簡介 馬惠敏,北京科技大學教授、領軍學者、計算機與通信工程學院副院長,中國圖象圖形學學會副理事長。在北京理工大學獲得博士學位,2001-2019年在清華大學電子工程系任教。從事計算機視覺認知計算、智能無人系統領域的科學研究。目錄 第1章 緒論1 1 數字電路簡介 1 1 1 數字電路的數學基礎 1 1 2 數字集成電路的發展歷史 1 1 3 數字電路的優點 1 1 4 數字電路的分層抽象 1 1 5 集成電路產業介紹 1 2 計算機組成與處理器 1 2 1 計算機組成 1 2 2 處理器的理論基礎 1 2 3 處理器發展歷史 1 3 本書關注的核心問題及核心思想 1 3 1 處理核心問題的兩種解決方案 1 3 2 解決方案的核心思想 1 4 關於本書 1 4 1 本書定位及目標 1 4 2 教材結構 1 5 拓展閱讀 1 6 思考題 1 7 參考文獻 第2章 數的表示與布爾函數 2 1 二進位計數系統 2 1 1 歷史中的二進位 2 1 2 自然二進位 2 2 信息的二進位編碼 2 2 1 整數的二進位編碼 2 2 2 小數的二進位編碼 2 2 3 其他編碼 2 2 4 二進位信息的單位 2 3 布爾雨數及其表示 2 3 1 布爾運算與邏輯門 2 3 2 布爾函數與真值表 2 3 3 兩級邏輯 2 3 4 卡諾圖 2 4 布爾麗數的化簡 2 4 1 卡諾圖化簡法 2 4 2 QM演算法 2 5 總結 2 6 拓展閱讀 2 7 習題 2 8 參考文獻 第3章 組合邏輯電路的分析與設計 3 1 從布爾表達式到數字邏輯電路的構建 3 2 組合邏輯的定義與表示 3 2 1 組合邏輯的定義 3 2 2 組合邏輯的表示 3 3 組合邏輯電路的分析 3 4 組合邏輯電路的設計 3 5 組合邏輯電路的評價 3 5 1 穩態因素 3 5 2 動態因素 3 6 典型組合邏輯電路的設計 3 6 1 編碼器 3 6 2 解碼器 3 6 3 多路選擇器 3 6 4 加法器 3 7 總結 3 8 拓展閱讀 3 9 習題 第4章 時序邏輯分析與設計 4 1 基本概念 4 1 1 過程的離散化 4 1 2 時鐘 4 1 3 時序邏輯電路分類 4 1 4 有限狀態機 4 2 基木時序巡輯單元 4 2 1 鎖存器 4 2 2 觸發器 4 2 3 時序參數與性能分析 4 3 同步時序電路的分析方法 4 3 1 整休分析流程 4 3 2 時序約束與性能分析 4 4 同步時序電路設計 4 4 1 設計流程 4 4 2 狀態機抽象方法 4 4 3 狀態化簡方法 4 4 4 狀態分配與編碼 4 4 5 自啟動檢查 4 5 亞穩態和同步 4 5 1 亞穩態 4 5 2 同步器設計 4 5 3 同步複位和非同步複位 4 6 典型時序邏輯電路 4 6 1 寄存器 4 6 2 計數器 4 6 3 模塊與介面 4 7 拓展知識 4 7 1 傳統的鎖存器/觸發器實現方法 4 7 2 四種邏輯功能的觸發器 4 7 3 分解有限狀態機 4 8 總結 4 9 拓展閱讀 4 10 思考題 4 11 習題 4 12 參考文獻 第5章 計算機指令集架構 5 1 通用計算機與指令集 5 1 1 通用計算機的意義 5 1 2 從圖靈機到通用計算機 5 1 3 指令集架構——軟硬體介面 5 2 指令集架構 5 2 1 狀態表示及存儲 5 2 2 指令功能 5 3 MIPS指令集 5 3 1 寄存器 5 3 2 存儲器 5 3 3 指令格式 5 3 4 定址方式 5 4 彙編程序設計 5 4 1 語法 5 4 2 變數與數組 5 4 3 分支 5 4 4 過程調用 5 4 5 異常處理 5 4 6 MARS模擬器 5 5 性能評價 5 5 1 性能的定義及評價指標 5 5 2 影響性能的因素 5 5 3 系統性能的優化 5 6 總結 5 7 拓展閱讀 5 7 1 符號擴展與無符號擴展 5 7 2 x86指令集 5 8 思考題 5 9 習題 第6章 單周期與多周期處理器 6 1 單周期處理器基本概念 6 1 1 處理器基本操作階段 6 1 2 單周期處理器基本硬體單元 6 2 ALU 6 3 內存訪問和計算指令的實現 6 3 1 內存訪問指令 6 3 2 基礎計算指令 6 4 分支與跳轉指令的實現 6 4 1 分支指令 6 4 2 跳轉指令 6 4 3 跳轉鏈接和跳轉到寄存器 6 5 控制信號的生成 6 6 性能評價 6 6 1 關鍵路徑 6 6 2 性能評價 6 7 單周期處理器的中斷與異常處開 6 8 多周期處理器 6 8 1 單周則處理器面臨的挑戰 6 8 2 多周期處理器概念 6 8 3 多周期處理器的性能評價和問題 6 9 總結 6 10 拓展閱讀 6 10 1 處理器模塊的時序和Verilog HDL實現 6 10 2 協處理器簡介 6 10 3 RISC-V處理器 6 11 習題 第7章 流水線處理器設計 7 1 流水線的基本概念 7 2 MIPS處理器的五級流水線設計 7 3 流水線處理器中的冒險 7 4 MIPS五級流水線處理器的數據冒險 7 4 1 數據冒險導致的擁塞 7 4 2 MIPS五級流水線的數據轉發 7 5 MIPS五級流水線處理器的控制冒險 7 5 1 J指令的控制冒險及其硬體解決方法 7 5 2 BEQ指令的控制冒險 詳細資料或其他書籍請至台灣高等教育出版社查詢,查後請於PChome商店街私訊告知ISBN或書號,我們即儘速上架。 |