目錄 第1章 EDA技術概述
1 1 EDA技術及其發展歷程
1 2 Top-down設計思路
1 2 1 Top-down設計
1 2 2 Bottom-up設計
1 3 IP核復用
1 3 1 IP核復用技術
1 3 2 片上系統
1 4 EDA設計的流程
1 4 1 設計輸入
1 4 2 綜合
1 4 3 布局布線
1 4 4 時序分析
1 4 5 功能模擬與時序模擬
1 4 6 編程與配置
1 5 常用的EDA工具軟體
習題1
第2章 FPGA/CPLD器件
2 1 PLD器件概述
2 1 1 PLD器件的發展歷程
2 1 2 PLD器件的分類
2 2 PLD的原理與結構
2 3 低密度PLD的原理與結構
2 4 CPLD的原理與結構
2 4 1 宏單元結構
2 4 2 典型CPLD的結構
2 5 FPGA的原理與結構
2 5 1 查找表結構
2 5 2 FPGA的結構
2 5 3 Artix-7系列FPGA
2 6 FPGA/CPLD的編程工藝
2 6 1 熔絲型開關
2 6 2 反熔絲型開關
2 6 3 浮柵編程工藝
2 6 4 SRAM編程工藝
2 7 邊界掃描測試技術
2 8 FPGA/CPLD的編程與配置
2 8 1 在系統可編程
2 8 2 Artix-7器件的配置
2 9 典型的FPGA/CPLD系列
習題2
第3章 Vivado使用指南
3 1 Vivado流水燈設計
3 1 1 流水燈設計輸入
3 1 2 行為模擬
3 1 3 綜合與引腳的約束
3 1 4 生成比特流文件並下載
3 1 5 將配置數據燒寫至Flash中
3 2 IP核的創建和封裝
3 3 基於IP集成的計數器設計
3 4 Vivado的綜合策略與優化設置
習題3
第4章 Verilog設計初步
4 1 Verilog HDL簡史
4 2 Verilog模塊初識
4 3 Verilog設計示例
4 3 1 Verilog組合電路設計
4 3 2 Verilog時序電路設計
4 4 Verilog文字規則
4 4 1 詞法
4 4 2 字元串
4 4 3 標識符
4 5 數字
4 5 1 整數
4 5 2 實數
4 5 3 數的轉換
第5章 Verilog行為描述
第6章 Verilog設計的層次與風格
第7章 Verilog有限狀態機設計
第8章 Verilog驅動常用I/O外設
第9章 Verilog設計進階
第10章 Test Bench測試與時序檢查
第11章 Verilog設計實例
附錄A Verilog HDL關鍵字
參考文獻
詳細資料或其他書籍請至台灣高等教育出版社查詢,查後請於客服中心或Line或本社留言板留言,我們即儘速上架。