數字電路與邏輯設計 (第3版.微課視頻版) 鄔春明 雷宇淩 李蕾 9787302648246 【台灣高等教育出版社】

圖書均為代購,正常情形下,訂後約兩周可抵台。
物品所在地:中國大陸
原出版社:清華大學
NT$439
商品編號:
供貨狀況: 尚有庫存

此商品參與的優惠活動

加入最愛
商品介紹
*完成訂單後正常情形下約兩周可抵台
*本賣場提供之資訊僅供參考,以到貨標的為正確資訊。
印行年月:202312*若逾兩年請先於私訊洽詢存貨情況,謝謝。
台灣(台北市)在地出版社,每筆交易均開具統一發票,祝您中獎最高1000萬元。
書名:數字電路與邏輯設計 (第3版.微課視頻版)
ISBN:9787302648246
出版社:清華大學
著編譯者:鄔春明 雷宇淩 李蕾
頁數:273
所在地:中國大陸 *此為代購商品
書號:1598329
可大量預訂,請先連絡。

內容簡介

本書為教育部高等學校電子信息類專業教學指導委員會規劃教材,是吉林省首批普通本科高校省級重點教材。書中系統介紹了數字電路與邏輯設計的基本理論和方法,包括數字邏輯基礎、集成邏輯門電路、組合邏輯電路、觸發器、時序邏輯電路、半導體存儲器與可編程邏輯器件、脈衝波形的產生和整形電路、數/模與模/數轉換電路。各章末尾設置了相關Multisim模擬分析和VHDL設計,以便鞏固和理解相關理論知識。每章均安排有小結和習題。同時,書中為讀者提供了重點難點微課視頻、教學課件、教學大綱和習題解答等教學資源。 本書注重基本概念、基本原理及基本分析設計方法的介紹,強調實際應用,內容敘述力求簡明扼要,通俗易懂,可以作為普通高等院校電氣信息類、電子信息類、自動化類、計算機類各專業及相關專業的本科生教材,也可以供相關工程技術人員參考。

作者簡介

鄔春明,東北電力大學教授、教學名師、碩士生導師、通信工程系主任。長期從事電子技術、無線感測器網路技術及EDA應用技術等方面的科研與教學工作,長期講授「數字電子技術」、「模擬電子技術」等課程。曾獲吉林省科技進步三等獎、吉林省優秀教學成果二等獎、吉林省教育技術成果三等獎、吉林省教育科學優秀成果三等獎、吉林市科技進步二等獎、東北電力大學優秀教學成果一等獎和二等獎等。多次指導吉林省大學生電子設計競賽並獲獎。編寫出版《模擬電子與數字邏輯》、《電磁場與電磁波》、《通信原理實驗與課程設計》等教材,發表學術論文50餘篇。

目錄

緒論
第1章 數字邏輯基礎
1 1 概述
1 2 數制和編碼
1 2 1 數制
1 2 2 二進位數的原、反、補碼表示及補碼運算
1 2 3 編碼
1 3 邏輯代數及其運算規則
1 3 1 邏輯運算
1 3 2 邏輯代數的公式和定理
1 4 邏輯函數及其表示方法
1 4 1 邏輯函數的定義
1 4 2 邏輯雨函數的表示方法
1 4 3 邏輯函數的標準形式
1 4 4 邏輯函數表示方法間的轉換
1 5 邏輯雨函數的化簡
1 5 1 邏輯麗數的代數化簡法
1 5 2 邏輯函數的卡諾圖化簡法
1 5 3 含有無關項的邏輯函數及其化簡
1 6 利用Multisim對邏輯函數進行化簡與轉換
本章小結
習題
第2章 集成邏輯門電路
2 1 概述
2 2 門電路中開關器件的開關特性
2 2 1 半導體二極體的開關特性
2 2 2 半導體三極體的開關特性
2 2 3 MOS管的開關特性
2 3 分立元件門電路
2 3 1 二極體「與」門
2 3 2 二極體「或」門
2 3 3 三極體「非」門
2 4 TTL集成門電路
2 4 1 TTL反相器
2 4 2 TTL「與非」門
2 4 3 TTL集電極開路門和三態門
2 5 CMOS集成門電路
2 5 1 CMOS反相器
2 5 2 CMOS」與非」門和「或非」門
2 5 3 CMOS漏極開路門、傳輸門和三態門
2 6 集成邏輯門電路的主要性能參數
2 7 正、負邏輯的概念
2 8 利用Multisim測試TTL反相器的電壓傳輸特性
2 9 利用VHDL設計門電路
本章小結
習題
第3章 組合邏輯電路
3 1 概述
3 1 1 組合邏輯電路的特點
3 1 2 組合邏輯電路的功能描述方法
3 2 組合邏輯電路的分析
3 2 1 組合邏輯電路的分析方法
3 2 2 組合邏輯電路分析舉例
3 3 組合邏輯電路的設計
3 3 1 組合邏輯電路的設計方法
3 3 2 組合邏輯電路設計舉例
3 3 3 含有無關項的組合邏輯電路設計
3 4 組合邏輯電路的競爭冒險
3 4 1 競爭冒險現象
3 4 2 競爭冒險的判斷
3 4 3 競爭冒險的消除
3 5 常用組合邏輯電路及其應用
3 5 1 編碼器
3 5 2 詳碼器
3 5 3 加法器
3 5 4 數據選擇器
3 5 5 數據分配器
3 5 6 數值比較器
3 6 利用Multisim分析組合邏輯電路
3 6 1 小規模門電路構成的組合邏輯電路的模擬分析
3 6 2 中規模組合邏輯電路的模擬分析
3 7 利用VHDL設計組合邏輯電路
本章小結
習題
第4章 觸發器
4 1 概述
4 2 基本觸發器
4 2 1 基本觸發器電路組成和工作原理
4 2 2 基本觸發器的功能描述
4 3 同步觸發器
4 3 1 同步RS觸發器
4 3 2 同步D觸發器
4 3 3 同步JK觸發器
4 3 4 同步T觸發器
4 4 脈衝觸發器
4 4 1 主從RS觸發器
4 4 2 主從JK觸發器
4 5 邊沿觸發器
4 5 1 維持-阻塞式D觸發器
4 5 2 利用傳輸時延的JK觸發器
4 6 不同類型觸發器之間的轉換
4 6 1 JK觸發器轉換成RS、D觸發器
4 6 2 D觸發器轉換成RS、JK觸發器
4 7 觸發器的電氣特性
4 8 利用Multisim分析觸發器
4 8 1 同步RS觸發器的模擬分析
4 8 2 邊沿JK觸發器的模擬分析
4 9 利用VHDL設計觸發器
本章小結
習題
第5章 時序邏輯電路
5 1 概述
5 1 1 時序邏輯電路的基本概念
5 1 2 時序邏輯電路的功能描述方法
5 2 同步時序電路的分析
5 2 1 同步時序電路的分析方法
5 2 2 同步時序電路分析舉例
5 3 同步時序電路的設計
5 3 1 同步時序電路的設計方法
5 3 2 同步時序電路設計舉例
5 4 非同步時序電路
5 4 1 非同步時序電路的分析
5 4 2 非同步時序電路的設計
5 5 常用時序邏輯電路
5 5 1 寄存器
5 5 2 計數器
5 6 利用Multisim分析時序邏輯電路
5 6 1 兩位同步二進位計數器的模擬分析
5 6 2 用74LS161N構成六十進位計數器
5 7 利用VHDL設計時序邏輯電路
本章小結
習題
第6章 半導體存儲器與可編程邏輯器件
6 1 存儲器概述
6 1 1 半導體存儲器的分類
6 1 2 存儲器的性能指標
6 2 只讀存儲器
6 2 1 ROM的電路結構和工作原理
6 2 2 掩膜只讀存儲器
6 2 3 可編程只讀存儲器
6 2 4 ROM的應用
6 3 隨機存取存儲器
6 3 1 RAM的電路結構
6 3 2 RAM的存儲單元
6 3 3 RAM的擴展
6 4 可編程邏輯器件
6 4 1 可編程邏輯陣列
6 4 2 可編程陣列邏輯
6 4 3 通用陣列邏輯
6 4 4 CPLD、FPGA和在系統編程技術簡介
6 5 利用Multisim分析半導體存儲器
本章小結
習題
第7章 脈衝波形的產生和整形電路
7 1 概述
7 1 1 矩形脈衝的基本特性
7 1 2 脈衝電路
7 2 555定時器
7 2 1
詳細資料或其他書籍請至台灣高等教育出版社查詢,查後請於PChome商店街私訊告知ISBN或書號,我們即儘速上架。
規格說明
運送方式
已加入購物車
已更新購物車
網路異常,請重新整理